Динамикалық логика (сандық электроника) - Википедия - Dynamic logic (digital electronics)

Жылы интегралды схема дизайн, динамикалық логика (немесе кейде сағаттық логика) - бұл жобалау әдістемесі комбинациялық логика тізбектер, әсіресе іске асырылған MOS технология. Статикалық логикадан айырылған және қақпалық сыйымдылықтағы ақпаратты уақытша сақтауды пайдалану арқылы ерекшеленеді.[1] Бұл 1970 жылдары танымал болды және жоғары жылдамдықты цифрлық дизайнның жақында қайта жандана бастағанын байқады электроника, атап айтқанда компьютер CPU. Динамикалық логикалық тізбектер статикалық аналогтардан гөрі жылдамырақ және олардың беткі қабатын аз талап етеді, бірақ оларды жобалау қиынырақ. Динамикалық логика жоғарырақ ауыстыру жылдамдығы[түсіндіру қажет ] статикалық логикаға қарағанда[2] Бірақ сыйымдылық жүктемелері ауыстырылған болса, кішірек[3] сондықтан динамикалық логиканың жалпы қуат шығыны әртүрлі сауда-саттыққа байланысты жоғары немесе төмен болуы мүмкін. Белгілі бір нәрсеге сілтеме жасаған кезде логикалық отбасы, жобалау әдістемесін ажырату үшін, әдетте, динамикалық сын есім жеткілікті. динамикалық CMOS[4] немесе динамикалық SOI жобалау.[2]

Динамикалық логика деп аталатыннан ерекшеленеді статикалық логика сол динамикада логика а сағат сигналы оны жүзеге асыруда комбинациялық логика тізбектер. Сағат сигналының әдеттегі қолданылуы - өтпелерді синхрондау дәйекті логика тізбектер. Комбинациялық логиканың көп бөлігі үшін сағаттық сигнал қажет емес.

Комбинаторлық тізбектерге сілтеме жасау үшін қолданылатын статикалық / динамикалық терминологияны сол сын есімдердің жад құрылғыларын қалай ажыратуға болатындығымен шатастыруға болмайды. статикалық жедел жады бастап динамикалық жедел жады.[5]

Терминология

Логикалық дизайн аясында термин динамикалық логика салыстырғанда жиі қолданылады сағаттық логика, өйткені бұл дизайнның түрін және арасындағы айырмашылықты анық көрсетеді статикалық логика. Бұл мәселені қосымша шатастыру үшін, сағаттық логика кейде үшін синоним ретінде қолданылады дәйекті логика. Бұл пайдалану стандартты емес, сондықтан оны болдырмау керек.

Статикалық және динамикалық логика

Статикалық және динамикалық логиканың ең үлкен айырмашылығы - динамикалық логикада а сағат сигналы бағалау үшін қолданылады комбинациялық логика. Алайда, бұл айырмашылықтың маңыздылығын шынымен түсіну үшін оқырманға статикалық логика туралы біраз мәліметтер қажет болады.

Логикалық дизайнның көптеген түрлерінде терминдер қолданылады статикалық логика, әрқашан шығуды жоғары немесе төмен қозғаудың қандай-да бір механизмі бар. Сияқты көптеген танымал логикалық стильдерде TTL және дәстүрлі CMOS, бұл қағида шығыс пен қоректендіру арасында әрдайым төмен кедергісі бар тұрақты жол бар деген тұжырым ретінде өзгертілуі мүмкін Вольтаж немесе жер. Сиденот ретінде бұл анықтамада жоғары жағдайда, әрине, ерекшелік бар импеданс сияқты шығулар, мысалы үш күйлі буфер; дегенмен, осы жағдайларда да, бұл схема қандай да бір механизм шығуды басқаратын үлкен жүйеде қолдануға арналған және олар статикалық логикадан өзгеше емес.

Керісінше, жылы динамикалық логика, шығуды жоғары немесе төмен қозғаушы механизм әрқашан бола бермейді. Бұл тұжырымдаманың ең кең таралған нұсқасында, шығыс сағат циклінің белгілі бөліктерінде жоғары немесе төмен қозғалады. Шығару белсенді жүргізілмеген уақыт аралықтарында ағынды сыйымдылық оны басқарылатын деңгейдің кейбір төзімділік шегінде ұстап тұруға мәжбүр етеді.

Динамикалық логика минимумды қажет етеді сағат жылдамдығы әр динамикалық қақпаның шығыс жағдайы пайдаланылатын немесе жаңартылатындай жылдамдық, шығыс цифрлық күйінің өзгеруіне әкелетін шығыс сыйымдылығындағы заряд сыртқа шыққанға дейін, шығыс белсенді жүргізілмейді. .

Статикалық логиканың минимумы жоқ сағат жылдамдығы - сағатты шексіз кідіртуге болады. Ұзақ уақыт бойы ештеңе жасамау пайдалы емес сияқты көрінгенімен, бұл үш артықшылыққа әкеледі:

  • сияқты жүйені кез келген уақытта кідіртуге мүмкіндік беру күйге келтіруді және тестілеуді едәуір жеңілдетеді, мысалы, әдістерге мүмкіндік береді бір қадам.
  • жүйені өте төмен деңгейде басқара білу сағаттық жылдамдықтар мүмкіндік береді төмен қуатты электроника берілген батареямен ұзақ жұмыс істеу үшін.
  • толық статикалық жүйе қай жерде тоқтағанын бірден қалпына келтіре алады; адамға жүйенің жүктелуін немесе қайта басталуын күтудің қажеті жоқ.[6]

Жүйені кез-келген уақытта кез-келген уақытта кідіртуге мүмкіндік беру, процессорды асинхронды оқиғаға синхрондау үшін де қолданыла алады. (Мұны істеу үшін басқа механизмдер бар, мысалы, үзілістер, сауалнама циклы, процессор бос тұрған кіріс түйреуіштері [сияқты RDY сияқты 6502 ] немесе процессордың шиналық циклін кеңейту тетіктері, мысалы, WAIT кірістері, статикалық ядролы процессорға сағатты жіберу үшін аппараттық құралдарды пайдалану оңайырақ, уақытша дәлірек, бағдарламалық код жадын қолданбайды және ол процессорда қуат жоқ күту. Күтуді бастау үшін, процессор процессорды тоқтатып, ANDed немесе ORed болатын екілік ысырманы орнату үшін регистрге регистрге жазады. Перифериялық құрылғыдан шыққан сигнал осы ысырманы қалпына келтіріп, процессордың жұмысын қайта бастайды. [Жабдық логикасы ысырманың шығуы сағат сигналының деңгейінің лезде өзгеруіне және сағат импульсінің пайда болуына әкеліп соқтырмайтындай етіп, ысырманы басқару кірістеріне қажет, қалыптыдан қысқа болады.])

Атап айтқанда, көптеген танымал процессорлар динамикалық логиканы қолданғанымен,[дәйексөз қажет ] тек статикалық ядролар - Толық статикалық технологиямен жобаланған ППУ - ғарыштық спутниктердің жоғарылауына байланысты қолдануға жарамды радиациялық қаттылық.[7]

Динамикалық логика, дұрыс жасалған кезде, статикалық логикадан екі есе жылдам болуы мүмкін. Ол тек пайдаланады жылдам N транзисторлар транзисторлық өлшемдерді оңтайландыруды жақсартатын. Статикалық логика баяу, өйткені ол екі есеге тең сыйымдылық жүктеу, жоғары табалдырықтар, және логика үшін баяу Р транзисторларын қолданады. Динамикалық логикамен жұмыс істеу қиынырақ болады, бірақ өңдеу жылдамдығын арттыру қажет болған кезде бұл жалғыз таңдау болуы мүмкін. Қазіргі уақытта электрониканың көпшілігі 2 ГГц-тен жоғары жылдамдықта жұмыс істейді[қашан? ] динамикалық логиканы пайдалануды талап етеді, дегенмен Intel сияқты кейбір өндірушілер қуат тұтынуды азайту үшін толығымен статикалық логиканы қолдана отырып чиптер жасаған.[8] Қуатты пайдалануды азайту батареялар немесе күн массивтері сияқты шектеулі қуат көздерімен (ғарыш аппараттарындағыдай) жұмыс уақытын ұзартып қана қоймай, сонымен бірге термиялық жобалау талаптарын азайтып, қажетті радиаторлардың, желдеткіштердің және т.б. мөлшерін азайтады. кезек жүйенің салмағы мен құнын төмендетеді.

Жалпы, динамикалық логика кез-келген уақытта ауысатын транзисторлар санын айтарлықтай көбейтеді, бұл статикалық CMOS-қа қарағанда қуат шығынын арттырады.[8] Бірнеше қуатты үнемдеу техникасы динамикалық логикаға негізделген жүйеде жүзеге асырылуы мүмкін. Сонымен қатар, әрбір рельс биттің ерікті санын бере алады, және қуатты ысыраптайтын ешқандай ақау болмайды. Қуатты үнемдейтін сағат қақпасы және асинхронды әдістер динамикалық логикада әлдеқайда табиғи.

Статикалық логикалық мысал

Мысал ретінде CMOS NAND қақпасының статикалық логикалық орындалуын қарастырайық:

CMOS NAND.svg

Бұл схема логикалық функцияны жүзеге асырады

Егер A және B екеуі де жоғары, шығысы төмен болады. Ал егер болса A немесе B төмен, шығыс үлкен болады. Барлық уақытта шығыс төмен немесе жоғары тартылады.

Динамикалық логикалық мысал

Енді сол логикалық функцияның динамикалық орындалуын қарастырайық:

Dlnand.svg

Динамикалық логикалық схема екі фазаны қажет етеді. Бірінші кезең, қашан Сағат төмен, деп аталады орнату кезеңі немесе зарядтау фазасы және екінші фаза, қашан Сағат жоғары деп аталады бағалау кезеңі. Орнату кезеңінде шығыс сөзсіз жоғары қозғалады (кіріс мәндеріне қарамастан) A және B). The конденсатор, осы қақпаның жүктеме сыйымдылығын білдіретін зарядталады. Төменгі жағында орналасқан транзистор өшірілгендіктен, осы кезеңде шығыс қуаты төмен болуы мүмкін емес.

Кезінде бағалау кезеңі, Сағат жоғары. Егер A және B олар да жоғары, шығысы төмен болады. Әйтпесе, шығыс жоғары болып қалады (жүктеме сыйымдылығына байланысты).

Динамикалық логикада статикалық логикада жоқ бірнеше ықтимал проблемалар бар. Мысалы, егер сағат жылдамдығы тым баяу болса, пайдалану өте тез бұзылады. Сондай-ақ, шығыс әр сағат циклінің бір бөлігі үшін ғана жарамды, сондықтан оған қосылған құрылғы оны жарамды болған кезде синхронды түрде таңдап алуы керек.

Сонымен қатар, екеуі де A және B жоғары, демек, шығыс аз болғандықтан, тізбек әр сағат циклында конденсаторды алдымен зарядтап, содан кейін зарядтау арқылы әр сағат циклі үшін бір конденсатор жүктемесін Vdd-ден жерге дейін айдайды. Бұл тізбекті (оның шығысы жоғары кедергімен байланысқан) статикалық нұсқаға қарағанда тиімдірек етеді (бұл теориялық тұрғыдан шығудан басқа токтың ағуына жол бермеуі керек) және A және B кірістер тұрақты және жоғары, динамикалық NAND қақпасы қуатқа пропорционалды қолданады сағат жылдамдығы, ол дұрыс жұмыс істегенше. Қуаттың аз шығуын жүктеме сыйымдылығын төмен деңгейде ұстап тұру арқылы азайтуға болады, бірақ бұл өз кезегінде максималды цикл уақытын қысқартады, жоғары минималды сағат жиілігін талап етеді; соғұрлым жоғары жиілік жоғарыда аталған қатынас бойынша қуат тұтынуды арттырады. Сондықтан жұмыс істемейтін қуат шығынын (екі кіріс үлкен болған кезде) жылдамдық пен жүктеме сыйымдылығы арасындағы тепе-теңдіктен шығатын белгілі бір шектен төмендету мүмкін емес.

Танымал енгізу домино логикасы.

Сондай-ақ қараңыз

Әдебиеттер тізімі

  1. ^ Ларс Ванхаммар (1999). DSP интегралды схемалары. Академиялық баспасөз. б. 37. ISBN  978-0-12-734530-7.
  2. ^ а б Эндрю Маршалл; Средхар Натараджан (2002). SOI дизайны: аналогтық, жадтық және сандық әдістер. Спрингер. б. 125. ISBN  978-0-7923-7640-8.
  3. ^ А. Альберт Радж, Т. Лата. VLSI дизайны. PHI Learning Pvt. Ltd. б. 167. ISBN  978-81-203-3431-1.
  4. ^ Брюс Джейкоб; Спенсер Нг; Дэвид Ванг (2007). Жад жүйелері: кэш, DRAM, диск. Морган Кауфман. б. 270. ISBN  978-0-12-379751-3.
  5. ^ Дэвид Харрис (2001). Тізбектің қисаюына төзімділігі. Морган Кауфман. б. 38. ISBN  978-1-55860-636-4.
  6. ^ Ричард Мюррей.«PocketBook II аппараттық құралы».
  7. ^ AMSAT-DL: «ҚАУІПСІЗ, Ешқандай қызық жоқ!» Мұрағатталды 2013-04-13 Wayback Machine Питер Гюльзов
  8. ^ а б http://www.anandtech.com/cpuchipsets/intel/showdoc.aspx?i=3448&p=9

Жалпы сілтемелер

  • Сун-Мо Кан; Юсуф Леблебичи (2003). CMOS цифрлы интегралды микросхемалар: талдау және жобалау (3-ші басылым). McGraw-Hill. ISBN  978-0-07-246053-7. 9-тарау, «Динамикалық логикалық схемалар» (7-тарау, 2-ші басылымда)
  • Р. Джейкоб Бейкер (2010). CMOS: тізбек дизайны, макеті және модельдеу (3-ші басылым). Wiley-IEEE. ISBN  978-0-470-88132-3. 14-тарау, «Динамикалық логикалық қақпалар»
  • Эндрю Маршалл; Средхар Натараджан (2002). SOI дизайны: аналогтық, жадтық және сандық әдістер. Спрингер. ISBN  978-0-7923-7640-8. 7-тарау, «Динамикалық SOI дизайны»

Сыртқы сілтемелер